Xilinx Kintex-7 FPGA 連接功能套件
產(chǎn)品描述
Kintex?-7 FPGA 連接功能套件是一款速率為 20Gb/s 的高速平臺(tái),您可以通過(guò)評(píng)估和開(kāi)發(fā)連接功能,迅速為包含所有必要軟硬件和 IP 核的高帶寬和高性能應(yīng)用提供強(qiáng)大的支持。它包括一個(gè)含有 PCI Express?、Northwest Logic 推出的 DMA IP 核、10GBase-R、AXI 以及與外部 DDR3 存儲(chǔ)器相連的虛擬 FIFO 存儲(chǔ)器控制器的 20Gb/s 目標(biāo)參考設(shè)計(jì)。為了控制和監(jiān)控此設(shè)計(jì),本開(kāi)發(fā)板還包含一個(gè)在含有所有軟件驅(qū)動(dòng)程序的 Fedora Live OS 基礎(chǔ)上構(gòu)建的連接功能 GUI。此外,本開(kāi)發(fā)板還包含使用此設(shè)計(jì)所需的相關(guān) SFP+ FMC 子卡、電纜和收發(fā)器模塊。
主要性能和優(yōu)勢(shì)
使用 Kintex-7 FPGA 對(duì)高性能串行收發(fā)器應(yīng)用進(jìn)行快速原型設(shè)計(jì),以實(shí)現(xiàn)優(yōu)化
硬件、設(shè)計(jì)工具、IP、以及預(yù)驗(yàn)證參考設(shè)計(jì)
演示特色 10GBase-R 接口連接至外部 DDR3 存儲(chǔ)器
與 1GB DDR3 SODIM 存儲(chǔ)連接的高級(jí)存儲(chǔ)接口
實(shí)現(xiàn) PCIe Gen2x4、SFP+ 和 SMA 對(duì)、UART、IIC 的串行連接
支持包含 MicroBlaze、soft 32bit RISC 的嵌入式處理
使用 10-100-1000 Mbps Ethernet (GMII、 RGMII 和 SGMII) 的開(kāi)發(fā)網(wǎng)絡(luò)應(yīng)用
使用 HDMI 輸出實(shí)現(xiàn)視頻顯示應(yīng)用
擴(kuò)展 I/O,包含 FPGA Mezzanine Card (FMC) 接口
電路板特性
包含 Kintex-7 連接功能開(kāi)發(fā)板
配置
板上 JTAG 配置電路通過(guò) USB 實(shí)現(xiàn)配置
提供 PCIe? 配置的 128MB (1024Mb) Linear BPI FLASH
JTAG 頭與 Xilinx 下載電纜一起使用,如平臺(tái)電纜 USB II
16MB (128Mb) 四重 SPI 閃存
存儲(chǔ)器
1GB DDR3 SODIMM 800MHz / 1600Mbps
提供 PCIe 配置的 128MB (1024Mb) Linear BPI FLASH
16MB (128Mb) 四重 SPI 閃存
8Kb IIC EEPROM
SD 卡槽
通信與網(wǎng)絡(luò)
GigE Ethernet GMII、 RGMII 及 SGMII
SFP/SFP+ 屏蔽罩
帶有 4 個(gè) SMA 連接器的 GTX 端口(TX 和 RX)
UART 至 USB 的橋接器
PCI Express x8 邊緣連接器
顯示
HDMI 視頻輸出
驅(qū)動(dòng) HDMI 連接器的外部 Phy/codec 器件
2x16 LCD 顯示器
8x LED
時(shí)鐘技術(shù)
支持 200MHz 差分輸出的固定頻率振蕩器可用作 FPGA 的“系統(tǒng)”時(shí)鐘
默認(rèn)輸出頻率為 156.250 MHz 的可編程振蕩器 - 適用于以太網(wǎng)應(yīng)用的默認(rèn)頻率,而振蕩器可針對(duì)大量終端應(yīng)用進(jìn)行編程
差分 SMA 時(shí)鐘輸入
差分 SMA GTX 參考時(shí)鐘輸入
用于支持 CPRI/OBSAI 應(yīng)用的抖動(dòng)衰減時(shí)鐘,該應(yīng)用可從用戶提供的 SFP/SFP+ 模型執(zhí)行時(shí)鐘恢復(fù)
擴(kuò)展連接器
FMC-HPC(部分填充) 連接器(4 個(gè) GTX 收發(fā)器,116 個(gè)單端或 58 個(gè)差分(34 LA 和 24 HA)用戶定義信號(hào))
FMC-LPC 連接器(1 個(gè) GTX 收發(fā)器,68 個(gè)單端或 34 個(gè)差分用戶定義信號(hào))
Vadj 可支持 1.8V、 2.5V (默認(rèn)) 或 3.3V
IIC
功耗
12V 插墻式適配器或 ATX
2.5V、1.5V、1.2V 和 1.0V 電源的電壓和電流測(cè)量功能(FPGA 的 IIC 路徑)
模擬
XADC 頭
控制 & I/O
5 個(gè)按鈕
4 個(gè) DIP 開(kāi)關(guān)
Diff Pair I/O (1 SMA pair)
AMS FAN 頭 (2 個(gè) I/O)
7 個(gè)通過(guò) LCD 頭獲得的 I/O 管腳
特色 Xilinx 器件
包含符合 ROHS 規(guī)范的 KC705 套件,包括 XC7K325T-2FFG900C FPGA
邏輯單元 | 326,080 |
---|---|
DSP Slice | 840 |
內(nèi)存 | 16,020 |
GTY 收發(fā)器 | 16 |
I/0 引腳 | 14.500 |